Imprimer la page
L'image a des fins d'illustration uniquement. Veuillez lire la description du produit.
382 En Stock
Vous en voulez davantage ?
expédition le jour même
Commande avant 21h avec expédition standard
Quantité | Prix |
---|---|
1+ | 6,230 $ |
10+ | 6,230 $ |
25+ | 6,230 $ |
50+ | 6,230 $ |
100+ | 6,230 $ |
250+ | 6,230 $ |
500+ | 6,230 $ |
Prix pour :Each
Minimum: 1
Multiple: 1
6,23 $
Ajouter Référence Interne / Note à la ligne
Ajouté à votre confirmation de commande, à votre facture et à votre note d’expédition pour cette commande uniquement.
Ce numéro sera ajouté à la confirmation de commande, à la facture, au bon d’expédition, au courriel de confirmation Web et à l’étiquette.
Informations produit
FabricantMICRON
Réf. FabricantMT48LC2M32B2B5-6A IT:J
Code Commande80AH8152
Fiche technique
DRAM TypeSDR
Memory Density64Mbit
DRAM Density64Mbit
Memory Configuration2M x 32bit
DRAM Memory Configuration2M x 32bit
Clock Frequency Max167MHz
Clock Frequency167MHz
IC Case / PackageVFBGA
Memory Case StyleVFBGA
No. of Pins90Pins
Supply Voltage Nom3.3V
IC MountingSurface Mount
Access Time5.4ns
Operating Temperature Min-40°C
Operating Temperature Max85°C
Product Range-
SVHCNo SVHC (17-Jan-2023)
Aperçu du produit
MT48LC2M32B2B5-6A IT:J is a SDR SDRAM. It uses a 64Mb SDRAM and a high-speed CMOS, dynamic random-access memory containing 67,108,864 bits. It is internally configured as a quad-bank DRAM with a synchronous interface (all signals are registered on the positive edge of the clock signal, CLK). Each of the x4’s 67,108,864-bit banks are organized as 8192 rows by 2048 columns by 4 bits. Each of the 16,777,216-bit banks are organized as 2048 rows by 256 columns by 32bits. It supports CAS latency (CL) of 1, 2, and 3.
- Operating supply voltage range is 3V to 3.6V (VDD, VDDQ)
- 2Meg x 32 configuration (512K x 32 x 4 banks), PC100-compliant
- Packaging style is 90-ball VFBGA (8mm x 13mm)
- Clock frequency is 167MHz, auto refresh
- Industrial temperature range is –40˚C to +85˚C
- Fully synchronous to all signals registered on positive edge of system clock
- Internal pipelined operation; column address can be changed every clock cycle
- Internal banks for hiding row access/precharge
- Auto precharge, includes concurrent auto precharge and auto refresh modes
- LVTTL-compatible inputs and outputs
Spécifications techniques
DRAM Type
SDR
DRAM Density
64Mbit
DRAM Memory Configuration
2M x 32bit
Clock Frequency
167MHz
Memory Case Style
VFBGA
Supply Voltage Nom
3.3V
Access Time
5.4ns
Operating Temperature Max
85°C
SVHC
No SVHC (17-Jan-2023)
Memory Density
64Mbit
Memory Configuration
2M x 32bit
Clock Frequency Max
167MHz
IC Case / Package
VFBGA
No. of Pins
90Pins
IC Mounting
Surface Mount
Operating Temperature Min
-40°C
Product Range
-
Documents techniques (1)
Législation et Questions environnementales
US ECCN:Unknown
EU ECCN:Unknown
Conforme RoHS :Oui
RoHS
Conforme à la norme RoHS Phthalates:Oui
RoHS
SVHC :No SVHC (17-Jan-2023)
Télécharger le certificat de conformité du produit
Certificat de conformité du produit