Imprimer la page
L'image a des fins d'illustration uniquement. Veuillez lire la description du produit.
270 En Stock
Vous en voulez davantage ?
expédition le jour même
Commande avant 21h avec expédition standard
Quantité | Prix |
---|---|
1+ | 9,310 $ |
10+ | 9,310 $ |
25+ | 9,310 $ |
50+ | 9,310 $ |
100+ | 9,310 $ |
250+ | 9,310 $ |
500+ | 9,310 $ |
Prix pour :Each
Minimum: 1
Multiple: 1
9,31 $
Ajouter Référence Interne / Note à la ligne
Ajouté à votre confirmation de commande, à votre facture et à votre note d’expédition pour cette commande uniquement.
Ce numéro sera ajouté à la confirmation de commande, à la facture, au bon d’expédition, au courriel de confirmation Web et à l’étiquette.
Informations produit
FabricantMICRON
Réf. FabricantMT53D512M16D1DS-046 IT:D
Code Commande40AJ0876
Fiche technique
DRAM TypeMobile LPDDR4
Memory Density8Gbit
DRAM Density8Gbit
Memory Configuration512M x 16bit
DRAM Memory Configuration512M x 16bit
Clock Frequency Max2.133GHz
Clock Frequency2.133GHz
Memory Case StyleWFBGA
IC Case / PackageWFBGA
No. of Pins200Pins
Supply Voltage Nom1.1V
Access Time-
IC MountingSurface Mount
Operating Temperature Min-40°C
Operating Temperature Max95°C
Product Range-
SVHCNo SVHC (17-Jan-2023)
Aperçu du produit
MT53D512M16D1DS-046 IT:D is a mobile LPDDR4 SDRAM. The mobile low-power DDR4 SDRAM with low VDDQ (LPDDR4X) is a high-speed CMOS, dynamic random-access memory. The device is internally configured with x16 I/O, 8-banks. Each of the x16’s 1,073,741,824-bit banks are organized as 65,536 rows by 1024 columns by 16 bits. LPDDR4 uses a double-data-rate (DDR) protocol on the DQ bus to achieve high-speed operation. The DDR interface transfers two data bits to each DQ lane in one clock cycle and is matched to a 16n-prefetch DRAM architecture.
- 16n prefetch DDR architecture, 8 internal banks per channel for concurrent operation
- Single-data-rate CMD/ADR entry, bidirectional/differential data strobe per byte lane
- Programmable READ and WRITE latencies (RL/WL), programmable and on-the-fly burst lengths (BL=16, 32)
- Directed per-bank refresh for concurrent bank operation and ease of command scheduling
- On-chip temperature sensor to control self refresh rate
- Partial-array self refresh (PASR), selectable output drive strength (DS), clock-stop capability
- 2133MHz clock rate, 4266Mb/s/pin data rate
- 1.10V VDD2 / 0.60V VDDQ or 1.10V VDDQ operating voltage
- 512 Meg x 16 configuration
- 200-ball WFBGA package, -40°C to +95°C operating temperature
Spécifications techniques
DRAM Type
Mobile LPDDR4
DRAM Density
8Gbit
DRAM Memory Configuration
512M x 16bit
Clock Frequency
2.133GHz
IC Case / Package
WFBGA
Supply Voltage Nom
1.1V
IC Mounting
Surface Mount
Operating Temperature Max
95°C
SVHC
No SVHC (17-Jan-2023)
Memory Density
8Gbit
Memory Configuration
512M x 16bit
Clock Frequency Max
2.133GHz
Memory Case Style
WFBGA
No. of Pins
200Pins
Access Time
-
Operating Temperature Min
-40°C
Product Range
-
Documents techniques (2)
Législation et Questions environnementales
US ECCN:Unknown
EU ECCN:Unknown
Conforme RoHS :Oui
RoHS
Conforme à la norme RoHS Phthalates:Oui
RoHS
SVHC :No SVHC (17-Jan-2023)
Télécharger le certificat de conformité du produit
Certificat de conformité du produit