Imprimer la page
L'image a des fins d'illustration uniquement. Veuillez lire la description du produit.
182 En Stock
Vous en voulez davantage ?
expédition le jour même
Commande avant 21h avec expédition standard
Quantité | Prix |
---|---|
1+ | 5,860 $ |
10+ | 5,860 $ |
25+ | 5,860 $ |
50+ | 5,860 $ |
100+ | 5,860 $ |
250+ | 5,860 $ |
Prix pour :Each
Minimum: 1
Multiple: 1
5,86 $
Ajouter Référence Interne / Note à la ligne
Ajouté à votre confirmation de commande, à votre facture et à votre note d’expédition pour cette commande uniquement.
Ce numéro sera ajouté à la confirmation de commande, à la facture, au bon d’expédition, au courriel de confirmation Web et à l’étiquette.
Informations produit
FabricantMICRON
Réf. FabricantMT47H64M16NF-25E AAT:M
Code Commande80AH8131
Fiche technique
DRAM TypeDDR2
Memory Density1Gbit
DRAM Density1Gbit
DRAM Memory Configuration64M x 16bit
Memory Configuration64M x 16bit
Clock Frequency400MHz
Clock Frequency Max400MHz
Memory Case StyleTFBGA
IC Case / PackageTFBGA
No. of Pins84Pins
Supply Voltage Nom1.8V
Access Time2.5ns
IC MountingSurface Mount
Operating Temperature Min-40°C
Operating Temperature Max105°C
Product Range-
SVHCNo SVHC (17-Jan-2023)
Aperçu du produit
MT47H64M16NF-25E AAT:M is a DDR2 SDRAM. It uses a double data rate architecture to achieve high-speed operation. The double data rate architecture is a 4n-prefetch architecture, with an interface designed to transfer two data words per clock cycle at the I/O balls. A single read or write access for the DDR2 SDRAM consists of a single 4n-bit-wide, one-clock-cycle data transfer at the internal DRAM core and four corresponding n-bitwide, one-half-clock-cycle data transfers at the I/O balls.
- Operating voltage range is 1.8V (VDD CMOS)
- 64Meg x 16 configuration, automotive qualified
- Packaging style is 84-ball FBGA, 8mm x 12.5mm
- Timing (cycle time) is 2.5ns at CL = 5 (DDR2-800)
- Automotive temperature range is –40°C to +105°C, 8D response time
- Data rate is 800MT/s, JEDEC-standard 1.8V I/O (SSTL_18-compatible)
- 4n-bit prefetch architecture, duplicate output strobe (RDQS) option for x8
- Programmable CAS latency (CL), posted CAS additive latency (AL)
- WRITE latency = READ latency - 1 ᵗCK, adjustable data-output drive strength
- 64ms, 8192-cycle refresh, supports JEDEC clock jitter specification
Spécifications techniques
DRAM Type
DDR2
DRAM Density
1Gbit
Memory Configuration
64M x 16bit
Clock Frequency Max
400MHz
IC Case / Package
TFBGA
Supply Voltage Nom
1.8V
IC Mounting
Surface Mount
Operating Temperature Max
105°C
SVHC
No SVHC (17-Jan-2023)
Memory Density
1Gbit
DRAM Memory Configuration
64M x 16bit
Clock Frequency
400MHz
Memory Case Style
TFBGA
No. of Pins
84Pins
Access Time
2.5ns
Operating Temperature Min
-40°C
Product Range
-
Documents techniques (2)
Législation et Questions environnementales
US ECCN:EAR99
EU ECCN:Unknown
Conforme RoHS :Oui
RoHS
Conforme à la norme RoHS Phthalates:Oui
RoHS
SVHC :No SVHC (17-Jan-2023)
Télécharger le certificat de conformité du produit
Certificat de conformité du produit