Imprimer la page
L'image a des fins d'illustration uniquement. Veuillez lire la description du produit.
824 En Stock
Vous en voulez davantage ?
expédition le jour même
Commande avant 21h avec expédition standard
Quantité | Prix |
---|---|
1+ | 11,430 $ |
10+ | 10,550 $ |
25+ | 10,550 $ |
50+ | 10,550 $ |
100+ | 10,550 $ |
250+ | 9,150 $ |
500+ | 8,910 $ |
Prix pour :Each
Minimum: 1
Multiple: 1
11,43 $
Ajouter Référence Interne / Note à la ligne
Ajouté à votre confirmation de commande, à votre facture et à votre note d’expédition pour cette commande uniquement.
Ce numéro sera ajouté à la confirmation de commande, à la facture, au bon d’expédition, au courriel de confirmation Web et à l’étiquette.
Informations produit
FabricantMICRON
Réf. FabricantMT53E128M32D2FW-046 IT:A
Code Commande80AH8321
Fiche technique
DRAM TypeMobile LPDDR4
DRAM Density4Gbit
Memory Density4Gbit
DRAM Memory Configuration128M x 32bit
Memory Configuration128M x 32bit
Clock Frequency2.133GHz
Clock Frequency Max2.133GHz
Memory Case StyleTFBGA
IC Case / PackageTFBGA
No. of Pins200Pins
Supply Voltage Nom1.1V
Access Time-
IC MountingSurface Mount
Operating Temperature Min-40°C
Operating Temperature Max95°C
Product Range-
SVHCNo SVHC (17-Jan-2023)
Aperçu du produit
MT53E128M32D2FW-046 IT:A is a mobile LPDDR4 SDRAM. The low-power DDR4 SDRAM (LPDDR4) or low VDDQ (LPDDR4X) is a high-speed CMOS, dynamic random-access memory. The device is internally configured with x16 channel, each channel has8-banks. LPDDR4 uses a double-data-rate (DDR) protocol on the DQ bus to achieve high-speed operation. The DDR interface transfers two data bits to each DQ lane in one clock cycle and is matched to a 16n-prefetch DRAM architecture.
- 16n prefetch DDR architecture, 8 internal banks per channel for concurrent operation
- Single-data-rate CMD/ADR entry, bidirectional/differential data strobe per byte lane
- Programmable READ and WRITE latencies (RL/WL), programmable and on-the-fly burst lengths (BL=16, 32)
- Directed per-bank refresh for concurrent bank operation and ease of command scheduling
- On-chip temperature sensor to control self refresh rate
- Partial-array self refresh (PASR), selectable output drive strength (DS), clock-stop capability
- 2133MHz clock rate, 4266Mb/s/pin data rate
- 4Gb total density, 1.10V VDD2/0.60V or 1.10V VDDQ operating voltage
- 128 Meg x 32 configuration
- 200-ball TFBGA package, -40°C to +95°C operating temperature
Spécifications techniques
DRAM Type
Mobile LPDDR4
Memory Density
4Gbit
Memory Configuration
128M x 32bit
Clock Frequency Max
2.133GHz
IC Case / Package
TFBGA
Supply Voltage Nom
1.1V
IC Mounting
Surface Mount
Operating Temperature Max
95°C
SVHC
No SVHC (17-Jan-2023)
DRAM Density
4Gbit
DRAM Memory Configuration
128M x 32bit
Clock Frequency
2.133GHz
Memory Case Style
TFBGA
No. of Pins
200Pins
Access Time
-
Operating Temperature Min
-40°C
Product Range
-
Documents techniques (1)
Législation et Questions environnementales
US ECCN:Unknown
EU ECCN:Unknown
Conforme RoHS :Oui
RoHS
Conforme à la norme RoHS Phthalates:Oui
RoHS
SVHC :No SVHC (17-Jan-2023)
Télécharger le certificat de conformité du produit
Certificat de conformité du produit