Imprimer la page
L'image a des fins d'illustration uniquement. Veuillez lire la description du produit.
308 En Stock
Vous en voulez davantage ?
expédition le jour même
Commande avant 21h avec expédition standard
Quantité | Prix |
---|---|
1+ | 8,900 $ |
10+ | 8,900 $ |
25+ | 8,900 $ |
50+ | 8,900 $ |
100+ | 8,900 $ |
250+ | 8,900 $ |
500+ | 8,900 $ |
Prix pour :Each
Minimum: 1
Multiple: 1
8,90 $
Ajouter Référence Interne / Note à la ligne
Ajouté à votre confirmation de commande, à votre facture et à votre note d’expédition pour cette commande uniquement.
Ce numéro sera ajouté à la confirmation de commande, à la facture, au bon d’expédition, au courriel de confirmation Web et à l’étiquette.
Informations produit
FabricantMICRON
Réf. FabricantMT41K256M16TW-107 AUT:P
Code Commande80AH8026
Fiche technique
DRAM TypeDDR3L
DRAM Density4Gbit
Memory Density4Gbit
Memory Configuration256M x 16bit
DRAM Memory Configuration256M x 16bit
Clock Frequency933MHz
Clock Frequency Max933MHz
Memory Case StyleTFBGA
IC Case / PackageTFBGA
No. of Pins96Pins
Supply Voltage Nom1.35V
Access Time1.07ns
IC MountingSurface Mount
Operating Temperature Min-40°C
Operating Temperature Max125°C
Product Range-
SVHCNo SVHC (17-Jan-2023)
Aperçu du produit
MT41K256M16TW-107 AUT:P is a DDR3 SDRAM. It uses a double data rate architecture to achieve high-speed operation. The double data rate architecture is an 8n-prefetch architecture with an interface designed to transfer two data words per clock cycle at the I/O pins. A single read or write operation for the DDR3 SDRAM consists of a single 8n-bit-wide, four-clock cycle data transfer at the internal DRAM core and eight corresponding n-bit-wide, one-half-clock-cycle data transfers at the I/O pins.
- 256Meg x 16 configuration, data rate is 1866MT/s, automotive certification
- Packaging style is 96-ball FBGA
- Timing (cycle time) is 1.07ns at CL = 13 (DDR3-1866)
- Ultra-high temperature range is –40°C to +125°C, multipurpose register
- Supply voltage range is 1.283V to 1.45V, output driver calibration
- Differential bidirectional data strobe, 8n-bit prefetch architecture
- Differential clock inputs (CK, CK#), 8 internal banks
- Programmable CAS (READ) latency (CL), programmable CAS (WRITE) latency (CWL)
- Selectable BC4 or BL8 on-the-fly (OTF), self refresh mode
- Self refresh temperature (SRT), automatic self refresh (ASR)
Spécifications techniques
DRAM Type
DDR3L
Memory Density
4Gbit
DRAM Memory Configuration
256M x 16bit
Clock Frequency Max
933MHz
IC Case / Package
TFBGA
Supply Voltage Nom
1.35V
IC Mounting
Surface Mount
Operating Temperature Max
125°C
SVHC
No SVHC (17-Jan-2023)
DRAM Density
4Gbit
Memory Configuration
256M x 16bit
Clock Frequency
933MHz
Memory Case Style
TFBGA
No. of Pins
96Pins
Access Time
1.07ns
Operating Temperature Min
-40°C
Product Range
-
Documents techniques (1)
Législation et Questions environnementales
US ECCN:Unknown
EU ECCN:Unknown
Conforme RoHS :Oui
RoHS
Conforme à la norme RoHS Phthalates:Oui
RoHS
SVHC :No SVHC (17-Jan-2023)
Télécharger le certificat de conformité du produit
Certificat de conformité du produit